combien «entrées audio» de haute fidélité (128K 44kH) peut être faite via FPGA ordinaire (Xilinx Spartan 3, what-so-ever-ever) sans utiliser de convertisseurs ADC externes (seule entrée tension équilibrée optiquement prise audio)?combien pour la lecture du son (ADC) en 24khz?
Ici, Generating a pure sine wave as output form FPGA using VHDL code, il est souligné que FPGA peut ne pas effectuer lui-même un tel travail.
Cependant, il y a encore 4 entrées/4 sorties de cette résolution dans le projet de test proposé, et ...
ce qui est une possibilité/quantité de portes nécessaires pour la mise en œuvre pré-DAC/ADC pré-sortie ?
Cela dépend du traitement que vous voulez faire sur les échantillons une fois que vous les avez. –
Combien de portes vos blocs d'entrée haute fidélité utilisent-ils? – nmichaels
a obtenu un échantillon, le mettre à DDR à certaine adresse. Le traitement n'est pas la question actuelle, il suffit de chercher la manière correcte de faire des E/S. –